LCMXO2-256HC-4TG100C originaal ja uus konkurentsivõimelise hinnaga laos IC tarnija
Toote atribuudid
Pbfree kood | Jah |
Rohsi kood | Jah |
Osa elutsükli kood | Aktiivne |
Ihs Tootja | LATTICE SEMICONDUCTOR CORP |
Osapaketi kood | QFP |
Paketi kirjeldus | LFQFP, |
Pin Count | 100 |
Jõuage vastavuskoodini | nõuetele vastav |
ECCN kood | EAR99 |
HTS-kood | 8542.39.00.01 |
Samacsys tootja | Võre pooljuht |
Lisafunktsioon | TÖÖTAB KA 3,3 V NOMINALTOITEGA |
JESD-30 kood | S-PQFP-G100 |
JESD-609 kood | e3 |
Pikkus | 14 mm |
Niiskuse tundlikkuse tase | 3 |
Pühendatud sisendite arv | |
I/O liinide arv | |
Sisendite arv | 55 |
Väljundite arv | 55 |
Terminalide arv | 100 |
Töötemperatuur-Max | 85 °C |
Töötemperatuur-min | |
Organisatsioon | 0 Pühendatud SISENDID, 0 I/O |
Väljundfunktsioon | SEGA |
Pakendi korpuse materjal | PLAST/EPOKSÜÜ |
Paketi kood | LFQFP |
Paketi samaväärsuse kood | TQFP100,.63SQ |
Pakendi kuju | RUUT |
Paketi stiil | LAMEPAKK, MADALA PROFIIL, VÄHE TOIM |
Pakkimismeetod | SALV |
Taasvoolu tipptemperatuur (Cel) | 260 |
Toiteallikad | 2,5/3,3 V |
Programmeeritav loogikatüüp | FLASH PLD |
Paljundamise viivitus | 7,36 ns |
Kvalifikatsiooni staatus | Pole kvalifitseeritud |
Istumiskõrgus-Max | 1,6 mm |
Toitepinge-Max | 3,462 V |
Toitepinge-min | 2,375 V |
Toitepinge Nom | 2,5 V |
Pinnakinnitus | JAH |
Temperatuuri aste | MUU |
Terminali viimistlus | Matt tina (Sn) |
Terminali vorm | KAJAKATIIVAS |
Terminal Pitch | 0,5 mm |
Terminali asukoht | QUAD |
Time@Peak Reflow Temperature-Max (s) | 30 |
Laius | 14 mm |
Toote tutvustus
Kompleksne programmeeritav loogikaseade (CPLD) on rakendusespetsiifiline integraallülitus (ASIC) LSI (Large Scale Integrated Circuit) integraallülituses.See sobib intensiivse digitaalse süsteemi kujundamiseks ja selle viivituse juhtimine on mugav.CPLD on integraallülitustes üks kiiremini kasvavaid seadmeid.
CPLD komponendid
CPLD on suuremahulise ja keeruka struktuuriga keerukas programmeeritav loogikaseade, mis kuulub suuremahuliste seadmete hulka.integraallülitused.
CPLD-l on viis põhiosa: loogilise massiivi plokk, makroüksus, pikendatud tootetähtaeg, programmeeritav juhtmega massiiv ja I/O juhtplokk.
1. Loogilise massiivi plokk (LAB)
Loogilise massiivi plokk koosneb 16 makrorakust koosnevast massiivist ning mitu LABS-i on omavahel ühendatud programmeeritava massiivi (PIA) ja globaalse siiniga
2. Makroüksus
MAX7000 seeria makroüksus koosneb kolmest funktsionaalsest plokist: loogilisest massiivist, tootevaliku maatriksist ja programmeeritavast registrist.
3. Pikendatud toote tähtaeg
Iga makrolahtri ühe tootetermini saab tagurpidi loogilisse massiivi tagasi saata.
4. Programmeeritav juhtmega massiiv PIA
Iga LAB-i saab ühendada vajaliku loogika moodustamiseks programmeeritava juhtmega massiivi kaudu.See globaalne siin on programmeeritav kanal, mis suudab ühendada mis tahes seadme signaaliallika selle sihtkohaga.
5. I/O juhtplokk
I/O juhtplokk võimaldab iga I/O viiku individuaalselt konfigureerida sisendi/väljundi ja kahesuunalise töö jaoks.
CPLD ja FPGA võrdlus
Kuigi mõlemadFPGAjaCPLDon programmeeritavad ASIC-seadmed ja neil on CPLD ja FPGA struktuuri erinevuste tõttu palju ühiseid omadusi:
1.CPLD sobib rohkem erinevate algoritmide ja kombinatoorse loogika täitmiseks ning FP GA sobib rohkem järjestikuse loogika täitmiseks.Teisisõnu, FPGA sobib rohkem flip-flop-rikka struktuuri jaoks, samas kui CPLD sobib rohkem flip-flop-i piiratud ja tooteterminirikka struktuuri jaoks.
2. CPLD pidev marsruutimise struktuur määrab, et selle ajastuse viivitus on ühtlane ja prognoositav, samas kui FPGA segmenteeritud marsruutimise struktuur määrab selle viivituse ettearvamatuse.
3. FPGA on programmeerimisel paindlikum kui CPLD.CPLD programmeerimine toimub loogikafunktsiooni muutmise teel fikseeritud sisemise ühendusahelaga, FPGA programmeerimine aga siseühenduse juhtmestikku muutes.FP GA-d saab programmeerida loogikavärava alla, CPLD-d aga loogikaploki alla.
4. FPGA integratsioon on kõrgem kui CPLD oma ning sellel on keerulisem juhtmestiku struktuur ja loogika rakendamine.
5.CPLD-d on mugavam kasutada kui FPGA-d.CPLD programmeerimine E2PROM või FASTFLASH tehnoloogia abil, välise mälukiibi puudumine, lihtne kasutada.FPGA programmeerimisinfo tuleb aga salvestada välismällu ja kasutusmeetod on keeruline.
6. CPLDS-id on kiiremad kui FPgas ja neil on suurem ajaline prognoositavus.Selle põhjuseks on asjaolu, et FPG-d on väravataseme programmeerimine ja CLBS-i vahel võetakse kasutusele hajutatud vastastikused ühendused, samas kui CPLDS on loogikaploki tasemel programmeerimine ja nende loogikaplokkide vahelised ühendused on koondatud.
7. Programmeerimisel põhineb CPLD peamiselt E2PROM- või FLASH-mälu programmeerimisel, programmeerimisajad kuni 10 000 korda, eeliseks on see, et programmeerimisteave ei lähe kaduma süsteemi väljalülitamiseks.CPLD võib jagada kahte kategooriasse: programmeerimine programmeerijas ja programmeerimine süsteemis.Suurem osa FPGA-st põhineb SRAM-i programmeerimisel, programmeerimisteave läheb süsteemi väljalülitamisel kaotsi ja programmeerimisandmed tuleb iga kord seadme sisselülitamisel väljastpoolt SRAM-i tagasi kirjutada.Selle eeliseks on see, et seda saab programmeerida igal ajal ja seda saab töös kiiresti programmeerida, et saavutada dünaamiline konfiguratsioon plaadi ja süsteemi tasemel.
8. CPLD konfidentsiaalsus on hea, FPGA konfidentsiaalsus on halb.
9. Üldiselt on CPLD energiatarve suurem kui FPGA ja mida kõrgem on integratsiooniaste, seda ilmsem.