10AX115H2F34E2SG FPGA Arria® 10 GX perekond 1150000 rakud 20nm tehnoloogia 0,9V 1152-kontaktiline FC-FBGA
Toote tehnilised andmed
EL RoHS | Nõuetele vastav |
ECCN (USA) | 3A991 |
Osa olek | Aktiivne |
HTS | 8542.39.00.01 |
SVHC | Jah |
SVHC ületab künnise | Jah |
Autotööstus | No |
PPAP | No |
Perekonnanimi | Arria® 10 GX |
Protsessi tehnoloogia | 20 nm |
Kasutaja sisendid/väljundid | 504 |
Registrite arv | 1708800 |
Töötoitepinge (V) | 0.9 |
Loogika elemendid | 1150000 |
Kordajate arv | 3036 (18x19) |
Programmi mälu tüüp | SRAM |
Sisseehitatud mälu (kbit) | 54260 |
Ploki RAM-i koguarv | 2713 |
EMAC-id | 3 |
Seadme loogikaüksused | 1150000 |
Seadme DLL-ide/PLL-ide arv | 32 |
Transiiveri kanalid | 96 |
Transiiveri kiirus (Gbps) | 17.4 |
Spetsiaalne DSP | 1518 |
PCIe | 4 |
Programmeeritavus | Jah |
Ümberprogrammeeritavuse tugi | Jah |
Kopeerimiskaitse | Jah |
Süsteemisisene programmeeritavus | Jah |
Kiirusaste | 2 |
Ühe otsaga I/O standardid | LVTTL|LVCMOS |
Välise mälu liides | DDR3 SDRAM|DDR4|LPDDR3|RLDRAM II|RLDRAM III|QDRII+SRAM |
Minimaalne tööpinge (V) | 0,87 |
Maksimaalne tööpinge (V) | 0,93 |
I/O pinge (V) | 1,2|1,25|1,35|1,5|1,8|2,5|3 |
Minimaalne töötemperatuur (°C) | 0 |
Maksimaalne töötemperatuur (°C) | 100 |
Tarnija temperatuuri klass | Laiendatud |
Ärinimi | Arria |
Paigaldamine | Pinnakinnitus |
Pakendi kõrgus | 2.95 |
Pakendi laius | 35 |
Pakendi pikkus | 35 |
PCB vahetatud | 1152 |
Standardne paketi nimi | BGA |
Tarnija pakett | FC-FBGA |
Pin Count | 1152 |
Plii kuju | Pall |
FPGA ja CPLD erinevus ja seos
1. FPGA määratlus ja omadused
FPGAvõtab kasutusele uue kontseptsiooni nimega Logic Cell Array (LCA) ja konfigureeritav loogikaplokk (CLB) ja sisendväljund (IOB) blokk ja ühendamine.Konfigureeritav loogikamoodul on põhiüksus kasutaja funktsiooni realiseerimiseks, mis on tavaliselt paigutatud massiivi ja hajutab kogu kiibi.Sisend-väljundmoodul IOB viib lõpule kiibil oleva loogika ja välise paketitihvti vahelise liidese ning on tavaliselt paigutatud ümber kiibi massiivi.Sisemine juhtmestik koosneb erineva pikkusega juhtmesegmentidest ja mõnedest programmeeritavatest ühenduslülititest, mis ühendavad erinevaid programmeeritavaid loogikaplokke või I/O plokke, et moodustada kindla funktsiooniga vooluring.
FPGA põhifunktsioonid on järgmised:
- Kasutades FPGA-d ASIC-ahela kujundamiseks, ei pea kasutajad tootmist projekteerima, nad saavad hankida sobiva kiibi;
- FPGA-d saab kasutada muude täielikult kohandatud või poolkohandatud proovinäidisenaASIC-ahelad;
- FPGA-s on ohtralt päästikuid ja I/O kontakte;
- FPGA on ASIC-ahelas üks lühima disainitsükli, madalaima arenduskulu ja madalaima riskiga seadmeid.
- FPGA kasutab kiiret CHMOS-protsessi, madalat energiatarbimist ja võib ühilduda CMOS-i ja TTL-tasemetega.
2, CPLD määratlus ja omadused
CPLDkoosneb peamiselt programmeeritavast loogikamakroelemendist (LMC) programmeeritava ühendusmaatriksüksuse keskpunkti ümber, mille LMC loogikastruktuur on keerulisem ja millel on keerukas sisend- ja väljundüksuse ühendusstruktuur, mida kasutaja saab luua vastavalt konkreetse vooluahela struktuuri vajadustele teatud funktsioonide täitmiseks.Kuna loogikaplokid on CPLD-s omavahel ühendatud fikseeritud pikkusega metalljuhtmetega, on kavandatud loogikalülitus ajaliselt prognoositav ja väldib segmenteeritud ühendusstruktuuri ajastuse mittetäieliku prognoosimise puudust.1990. aastateks arenes CPLD kiiremini, mitte ainult tänu elektrilise kustutamise omadustele, vaid ka täiustatud funktsioonidele, nagu servade skaneerimine ja võrguprogrammeerimine.
CPLD programmeerimise omadused on järgmised:
- Loogika- ja mäluressursse on ohtralt (Cypress De1ta 39K200-l on rohkem kui 480 Kb muutmälu);
- Paindlik ajastusmudel koos üleliigsete marsruutimisressurssidega;
- Paindlik tihvti väljundi muutmiseks;
- Saab süsteemi paigaldada ja ümber programmeerida;
- Suur arv I/O-seadmeid;
3. FPGA ja CPLD erinevused ja seosed
CPLD on kompleksse programmeeritava loogikaseadme lühend, FPGA on väljal programmeeritava värava massiivi lühend, nende kahe funktsioon on põhimõtteliselt sama, kuid rakenduspõhimõte on veidi erinev, nii et mõnikord võime nende kahe erinevust ühiselt ignoreerida. nimetatakse programmeeritavaks loogikaseadmeks või CPLD/FPGA-ks.CPLD/FPG-sid toodab mitu ettevõtet, millest kolm suurimat on ALTERA, XILINX ja LAT-TICE.CPLD dekomponeerimise kombinatoorse loogika funktsioon on väga tugev, makroüksus suudab lagundada kümmekond või isegi üle 20-30 kombinatoorse loogika sisendi.Kuid FPGA LUT saab hakkama ainult 4 sisendi kombinatsioonloogikaga, seega sobib CPLD keeruka kombinatsiooniloogika, näiteks dekodeerimise, kujundamiseks.Kuid FPGA tootmisprotsess määrab, et FPGA kiibis sisalduvate LUT-de ja päästikute arv on väga suur, sageli tuhandeid tuhandeid, võib CPLD üldjuhul saavutada ainult 512 loogilist ühikut ja kui kiibi hind jagatakse loogiliste ühikute arvuga. ühikut, on FPGA keskmine loogiline ühikukulu palju madalam kui CPLD oma.Nii et kui disainis kasutatakse suurt hulka päästikuid, näiteks keeruka ajastusloogika kujundamisel, on FPGA kasutamine hea valik.
Kuigi nii FPGA kui ka CPLD on programmeeritavad ASIC-seadmed ja neil on palju ühiseid omadusi, on neil CPLD ja FPGA struktuuri erinevuste tõttu oma omadused:
- CPLD sobib rohkem erinevate algoritmide ja kombinatoorsete loogika täitmiseks ning FPGA sobib rohkem järjestikuse loogika täitmiseks.Teisisõnu, FPGA sobib rohkem flip-flop-rikka struktuuri jaoks, samas kui CPLD sobib rohkem flip-flop-i piiratud ja tooteterminirikka struktuuri jaoks.
- CPLD pidev marsruutimise struktuur määrab, et selle ajastuse viivitus on ühtlane ja prognoositav, samas kui FPGA segmenteeritud marsruutimise struktuur määrab, et selle viivitus on ettearvamatu.
- FPGA on programmeerimisel paindlikum kui CPLD.
- CPLD programmeerimine toimub fikseeritud sisemise vooluahela loogikafunktsiooni muutmise teel, FPGA programmeerimine aga siseühenduse juhtmestikku muutes.
- Fpga-sid saab programmeerida loogikaväravate alla, CPLDS-i aga loogikaplokkide alla.
- FPGA on integreeritum kui CPLD ning sellel on keerulisem juhtmestiku struktuur ja loogika rakendamine.
Üldiselt on CPLD energiatarve suurem kui FPGA oma ja mida kõrgem on integratsiooniaste, seda ilmsem.