order_bg

tooted

XCF128XFTG64C kapseldatud BGA64 XL suure tihedusega konfiguratsiooni- ja salvestusseadmed

Lühike kirjeldus:


Toote üksikasjad

Tootesildid

Toote atribuudid

TÜÜP KIRJELDUS
Kategooria Integraallülitused (IC-d)

Mälu

FPGA-de konfiguratsiooniprogrammid

Mfr AMD Xilinx
seeria -
pakett Salv
Toote olek Vananenud
Programmeeritav tüüp Süsteemis programmeeritav
Mälu suurus 128 Mb
Pinge – toide 1,7V ~ 2V
Töötemperatuur -40°C ~ 85°C
Paigaldustüüp Pinnakinnitus
Pakend / ümbris 64-TBGA
Tarnija seadmepakett 64-FTBGA (10 × 13)
Põhitoote number XCF128

Dokumendid ja meedia

RESSURSSI TÜÜP LINK
Andmelehed XCF128XFT(G)64C andmeleht
Keskkonnateave Xilinx RoHS sertifikaat

Xilinx REACH211 sertifikaat

PCN-i vananemine/ EOL Mitu seadet 1. juuni 2015

Multi Device EOL Rev3 9/mai/2016

Elu lõpp 10/JAN/2022

PCN-osa oleku muutmine Osad taasaktiveeritud 25/apr/2016
HTML-i andmeleht XCF128XFT(G)64C andmeleht

Keskkonna- ja ekspordiklassifikatsioonid

ATTRIBUUT KIRJELDUS
RoHS staatus ROHS3 nõuetele vastav
Niiskuse tundlikkuse tase (MSL) 3 (168 tundi)
REACHi olek REACH Ei mõjuta
ECCN 3A991B1A
HTSUS 8542.32.0071

Xilinx tutvustab XC18V00 seeriat süsteemisiseseid programmeeritava konfiguratsiooni PROM-e (joonis 1).Selle 3,3 V perekonda kuuluvad seadmed hõlmavad 4-megabitist, 2-megabitist, 1-megabitist ja 512-kilobitist PROM-i, mis pakuvad lihtsalt kasutatavat ja kulutõhusat meetodit Xilinxi FPGA konfiguratsiooni bitivoogude ümberprogrammeerimiseks ja salvestamiseks.

Kui FPGA on põhijadarežiimis, genereerib see konfiguratsioonikella, mis juhib PROM-i.Lühike juurdepääsuaeg pärast CE ja OE lubamist on andmed saadaval PROM DATA (D0) viigul, mis on ühendatud FPGA DIN-viiguga.Uued andmed on saadaval lühikese juurdepääsuaja jooksul pärast iga tõusva kella serva.FPGA genereerib konfiguratsiooni lõpuleviimiseks sobiva arvu taktimpulsse.Kui FPGA on Slave Serial režiimis, töötavad PROM ja FPGA kella välise kellaga.

Kui FPGA on Master Select MAP režiimis, genereerib FPGA konfiguratsioonikella, mis juhib PROM-i.Kui FPGA on režiimis Slave Parallel või Slave Select MAP, genereerib väline ostsillaator konfiguratsioonikella, mis juhib PROM-i ja FPGA-d.Pärast CE ja OE lubamist on andmed saadaval PROM-i DATA (D0-D7) kontaktidel.Uued andmed on saadaval lühikese juurdepääsuaja jooksul pärast iga tõusva kella serva.Andmed sisestatakse FPGA-sse CCLK järgmisel tõusval serval.Vabakäitavat ostsillaatorit saab kasutada Slave Parallel või Slave Select MAP režiimides.

Mitut seadet saab kaskaaditada, kasutades CEO väljundit järgmise seadme CE-sisendi juhtimiseks.Kõigi selle ahela PROMide kellasisendid ja DATA väljundid on omavahel ühendatud.Kõik seadmed on ühilduvad ja neid saab kaskaadiga ühendada teiste pereliikmetega või XC17V00 ühekordselt programmeeritava PROM-perekonnaga.

 


  • Eelmine:
  • Järgmine:

  • Kirjutage oma sõnum siia ja saatke see meile